

Scuola Politecnica e delle Scienze di Base Corso di Laurea Magistrale in Ingegneria Informatica

Architetture dei sistemi dinamici

# Esame scritto: progetto di un sistema digitale

Anno Accademico 2023/24

Prof.ssa

Alessandra De Benedictis

candidato Luca Pisani matr. M63001627

# Indice

| Indice                        | II |
|-------------------------------|----|
| Esercizio                     |    |
| Traccia                       |    |
| 1.1.1 Progetto e architettura |    |
| 1.1.2 Implementazione         |    |
| 1.1.3 Simulazione             |    |

# Esercizio

# Traccia

Progettare, implementare in VHDL e simulare il seguente sistema. Un sistema è composto da tre nodi:

- il nodo A che, tramite handshaking completo, invia al nodo C un codice operativo cop a 2 bit ed un operando ad 8 bit op1;
- il nodo B che, tramite handshaking completo, invia al nodo C un operando ad 8 bit op2 e un valore X;
- il nodo C che contiene un'unità aritmetica in grado di eseguire somme e sottrazioni e una memoria ROM da N locazioni, ciascuna da 8 bit.

La comunicazione fra A e C e fra B e C avviene in parallelo (con handshaking per ogni valore inviato).

Quando il nodo C riceve dal nodo A i valori cop e op1 e dal nodo B i valori op2 e X, esegue l'operazione richiesta dal cop (per esempio, se cop è 00, esegue la somma): se il risultato dell'operazione è minore o uguale del valore X, il nodo C inserisce il risultato nella sua memoria interna e invia ai nodi A e B un ack per indicare di esser pronto a ricevere un nuovo insieme di dati; se il risultato dell'operazione è maggiore di X, il nodo C memorizza una stringa nulla nella memoria interna e interrompe la comunicazione con i nodi A e B inviando un segnale di stop.

Il sistema complessivo deve essere sviluppato seguendo un approccio strutturale per

l'interconnessione dei componenti. Ad accezione del sommatore/sottrattore nel nodo C, che deve essere realizzato con approccio strutturale, gli altri componenti possono essere realizzati mediante approccio comportamentale.

## 1.1.1 Progetto e architettura

Per realizzare questo design si é deciso di adottare un approccio di tipo strutturale in modo da poter utilizzare diversi componenti ed interconnetterli in modo da formare il sistema finale. La traccia richiede di realizzare tre nodi, A, B e C. A e B non fanno altro che ricevere dall'esterno degli input (comportandosi da registri), in questo caso i valori « cop, op1, X, op2 » e fornire in uscita gli stessi valori nel momento in cui il nodo C é pronto a riceverli.





Il nodo C riceverá in ingresso i dati provenienti dai due sistemi (in modo simultaneo) e provvederá ed effettuare le dovute elaborazioni. Esso contiene un sommatore/sottrattore, un contatore modulo m, una control unit ed una memoria Rom. Il nodo riceverá da A e B i due operandi della macchina aritmetica, un valore di confronto X ed un opcode per selezionare somma o sottrazione e salverá eventualmente il risultato nella propria memoria interna.



La comunicazione tra i tre nodi viene garantita dal protocollo di Hanshaking (completo): esso prevede lo scambio di specifici messaggi di controllo tra le entitá in modo che ciascuna trasmetta o riceva solo se effettivamente nelle condizioni di farlo.



Le control unit dei tre nodi rappresentano l'implementazione dei rispettivi automi a stati finiti dei sistemi :



Per quanto riguarda il nodo A, il sistema permane nello stato « IDLE » fino a quando un segnale start arriva dall'esterno segnalando l'inizio della trasmissione dei dati. Il sistema transita quindi nello stat « REQUEST » in cui invia un primo segnale di request al nodo C segnalando la volontá di voler inviare un dato da elaborare. Il nodo C risponderá con un segnale di Acknowledgment (ack) con il quale segnalerá al nodo A la propria disponibilitá. In caso di ack=1 il sistema transiterá nello stato « INVIO » in cui il dato viene effettivamente trasmesso. Nel momento in cui il sistema C avrá ricevuto il dato ed effettuato le proprie elaborazioni, manderá al sistema A un segnale done=1 che indicherá la disponibilitá nel ricevere un nuovo dato per una nuova elaborazione. Per questa ragione in caso di done=1 si passerá prima allo stato « RICEVUTO » dal quale si ritornerá in « REQUEST » se non sará rilevato alcun segnale di stop con valore logico '1' Il nodo B avrá lo stesso comportamento e implementazione del nodo A.



Per quanto riguarda il nodo C invece, la control unit presenta un comportamento di questo tipo :



Il sistema C sará in uno stato di attesa « WAITING » in cui aspetta che i segnali reqB e reqA in arrivo dai due nodi esterni passino a valore logico alto. In tal caso il sistema transiterá nello stato « INVIOACK » in cui verranno effettivamente inviati i due segnali di ack per i due nodi in modo da segnalare loro la disponibilitá nell'accogliere i dati. Questi verranno quindi trasmessi dai nodi A e B ed elaborati nello stato « ELABORATE ». I segnali di ack vengono azzerati in modo da segnalare ai nodi esterni una elaborazione in corso. I due operandi sono caricati all'intero del sommatore/sottrattore e la control unit invia uncarry cin pari a 0 o 1 in base al valore di cop ricevuto da A. Se il risultato dell'operazione risulta essere minore o uguale del valore X inviato da B allora il sistema transiterá nello stato « SALVA » in cui il risultato sará memorizzato all'interno della ROM del nodo, il contatore sará incrementato in modo da fornire l'indirizzo successivo per memorizzare eventualmente il risultato di una prossima elaborazione e verranno infine inviati i segnali di doneA=1 e doneB=1 ai due nodi in modo da segnalare l'avvenuta elaborazione. I due nodi segnaleranno l'avvenuta lettura di done se dei nuovi request saranno inoltrati al sistema C. Nel caso in cui il risultato dell'elaborazione dovesse essere maggiore del valore X, il sistema si porterá nello stato « INTERROMPI » in cui provvederá a salvare nella propria rom una determinata stringa (é stata scelta la stringa '11111111') e a segnalare l'interruzione della comunicazione con i due nodi attraverso un segnale di stop che passerá da valore logico basso a valore logico alto. Dopodiché il sistema resterá in uno stato di standby « IDLE » in attesa di un reset.

## 1.1.2 Implementazione

Per quanto riguarda l'implementazione dei vari componenti é stato necessario adottare approcci differenti in base alle diverse esigenze. Il componente **adder/subtractor** é stato implementato per composizione di componenti via via piú semplici (ripple\_carry e full\_adder) precedentemente presenti in libreria. Allo stesso modo sono stati utilizzati dei componenti precedentemente sviluppati quali : **ROM** N(8) locazioni da 8 bit ciascuna , un **Contatore mod 8** per scandire in ordine le locazioni della memoria. Si procede a presentare l'implementazione delle control unit dei tre sistemi (in ordine A,B e C) realizzate con approccio behavioral (2 process pattern):

```
• • •
 3 library IEEE;
 4 use IEEE.STD_LOGIC_1164.ALL;
 8 entity cuA is
 9 Port (
10 signal start: in std_logic;
 10
 11 signal clk: in std_logic;
     signal rst: in std_logic;
 13 signal copinput: in std_logic_vector(1 downto 0);
    signal oplinput: in std_logic_vector(7 downto 0);
signal copoutput: out std_logic_vector(1 downto 0);
 14
 15
 16
    signal oplouput: out std_logic_vector(7 downto 0);
 18
    signal req: out std_logic;
 19
     signal ack: in std_logic;
 20 signal done:in std_logic;
    signal stop: in std_logic
23
     );
24 end cuA;
26 architecture Behavioral of cuA is
27 type stato is (idle, request, invio, ricevuto);
28 signal curr_state: stato := idle;
29 signal next_state: stato := idle;
30 begin
31
32 stato_uscita: process(curr_state, start, ack)
33 begin
34 -- copoutput<="00";
35 -- oplouput<="00000
         oplouput<="00000000";
     req<='0';
 36
 37
38
     case curr_state is
         when idle =>
39
              if (start = '1') then
40
                    next_state <= request;</pre>
41
42
43
                   next_state <= idle;</pre>
                end if;
45
         when request =>
46
                req<='1';
if ack = '0' then
47
48
49
                    next_state <= request;</pre>
50
51
                    copoutput<=copinput;
 52
53
                    oplouput<=oplinput;
54
                    next_state <= invio;</pre>
                 end if;
56
57
         when invio =>
58
                req<='0';
59
                 if done = '1' then
60
                    next_state <= ricevuto;</pre>
61
                   next_state <= invio;</pre>
62
                end if;
63
64
            when ricevuto =>
   if stop ='1' then
65
                    next_state<=idle;
67
68
                    next_state<=request;
69
70
                end if;
71
 72
       end case;
 73 end process;
 74 mem: process(clk)
       begin
 75
76
           if rising_edge(clk) then
                if rst = '1' then
77
                    curr_state <= idle;</pre>
78
79
80
                    curr_state <= next_state;</pre>
81
                 end if;
82
            end if;
83
       end process;
84 end behavioral;
```

```
. . .
 3 library IEEE;
  4 use IEEE.STD_LOGIC_1164.ALL;
 8 entity cuB is
 9 Port (
10 clk: in std_logic;
     rst: in std_logic;
     start: in std_logic;
     Xinput: in std_logic_vector(7 downto 0); -- valore confronto, un valore rappresentabile su 8 bit
 14
     op2input: in std_logic_vector(7 downto 0);
     Xoutput: out std_logic_vector(7 downto 0);
 16
     op2ouput: out std_logic_vector(7 downto 0);
 17
 18 signal req: out std_logic;
 19 signal ack: in std_logic;
20 signal done:in std_logic;
 22 signal stop: in std_logic
 23
      );
 24 end cuB;
 26 architecture Behavioral of cuB is
 27 type stato is (idle, request, invio, ricevuto);
28 signal curr_state: stato := idle;
 29 signal next_state: stato := idle;
 30 begin
 32 stato_uscita: process(curr_state, start, ack, done)
        Xoutput<="000000000";
 35 --
         op2ouput<="00000000";
 36 req<='0';
 37
 38
      case curr_state is
 30
         when idle =>
               if (start = '1') then
 40
 41
                    next_state <= request;</pre>
                else
 42
                   next state <= idle:
 43
                end if;
 44
 45
 46
            when request =>
                req<='1';
if ack = '0' then
 47
 48
 49
                    next_state <= request;</pre>
 50
                 else
                  Xoutput<=Xinput;</pre>
 51
                    op2ouput<=op2input;
                    next_state <= invio;</pre>
                 end if;
         when invio =>
 56
 57
               req<='0';
                if done = '1' then
 58
 59
                    next_state <= ricevuto;</pre>
 60
 61
                   next_state <= invio;</pre>
                end if;
 62
 63
            when ricevuto =>
   if stop ='1' then
 64
 65
                    next_state<=idle;
 66
                else
 67
 68
                  next_state<=request;</pre>
                end if;
 69
 70
       end case;
 72 end process;
 73 mem: process(clk)
     begin
 75
            if rising_edge(clk) then
 76
               if rst = '1' then
 77
                    curr_state <= idle;</pre>
 78
 79
                    curr_state <= next_state;</pre>
                 end if;
 80
 81
            end if;
       end process;
 82
83 end behavioral;
```

```
3 library IEEE;
 4 use IEEE.STD_LOGIC_1164.ALL;
 5 use IEEE.NUMERIC_STD.ALL;
 6 use IEEE.std_logic_unsigned.ALL;
9 entity cuC is
10 Port (
11 signal clk: in std_logic;
12 signal rst: in std_logic;
13
14 signal enable: out std_logic;
15 signal write: out std_logic;
16
signal result_from_add: in std_logic_vector(7 downto 0);
signal data_to_save: out std_logic_vector(7 downto 0);
19 signal cop: in std_logic_vector(1 downto 0);
20
     signal cin: out std_logic;
   signal X: in std_logic_vector(7 downto 0);
21
23 signal reqA: in std_logic;
24 signal ackA: out std_logic;
25 signal doneA:out std_logic;
26
27 signal reqB: in std_logic;
28 signal ackB: out std_logic;
29 signal doneB:out std_logic;
30
31 signal stop: out std_logic
32
33 end cuC;
34
35 architecture Behavioral of cuC is
36 type stato is (waiting, invioack, elaboro, salva, interrompi, idle);
37 signal curr_state: stato := waiting;
38 signal next_state: stato := waiting;
39 signal appoggio: std_logic;
40
41 begin
42
43
44 stato_uscita: process(curr_state, reqA, reqB)
45 begin
46 write<='0';
47 cin<='0';
48 ackA<='0';
49 doneA<='0';
50 ackB<='0';
51 doneB<='0';
52 stop<='0';
53 --data_to_save<="000000000";
54 enable<='0';
    case curr_state is
56
        when waiting =>
             write<='0';
57
58
               data_to_save<="000000000";
              cin<='0';
enable<='0';
59
60
61
               ackA<='0';
               doneA<='0';
62
63
               ackB<='0';
64
               doneB<='0';
               stop<='0';
if (reqA ='1' AND reqB = '1') then
65
66
67
                    next_state<=invioack;
68
                else
69
                   next_state<= waiting;</pre>
70
                end if;
```

```
when invioack =>
               write<='0';
 73
                doneA<='0';
 74
                data_to_save<="000000000";
 75
 76
               enable<='0';
               doneB<='0';
 78
               stop<='0';
                write<='0';
 79
 80
              ackA<='1';
 81
                ackB<='1';
               if (cop="00") then
 83
                    cin<='0';
                elsif (cop="11") then
 84
 85
                  cin<='1';
                end if:
 86
 87
               next_state<=elaboro;
 88
          when elaboro =>
 89
 90
               write<='0';
 91
                write<='0';
               enable<='0';
 92
              cin<='0';
 93
 94
                ackA<='0';
 95
               doneA<='0';
                ackB<='0';
 96
              doneB<='0';
 97
                stop<='0';
 98
                if (conv_integer(result_from_add)<X OR conv_integer(result_from_add)=X) then
 99
100
                    data_to_save<=result_from_add;</pre>
101
102
                    next_state<=salva;</pre>
                else
103
104
                    data_to_save<="111111111";
105
106
                    next_state<= interrompi;</pre>
107
                end if;
108
109
           when salva =>
            write<='1';
110
                cin<='0';
               ackA<='0';
              ackB<='0';
stop<='0';
114
               doneA<='1';
               doneB<='1';
116
118
               enable<='1';
119
               appoggio<='1';
120
                next_state<=waiting;</pre>
           when interrompi =>
           write<='1';
123
124
                stop<='1';
              enable<='0';
              cin<='0';
ackA<='0';
ackB<='0';
stop<='0';
126
128
129
              doneA<='1';
130
               doneB<='1';
132
               next_state<=idle;
133
134
          when idle=>
135
               write<='0';
136
                next_state<=idle;</pre>
137
           end case;
138
139 end process;
140
141 mem: process(clk)
142
       begin
          if rising_edge(clk) then
143
144
                if rst = '1' then
145
                    curr_state <= waiting;</pre>
146
                else
147
                   curr_state <= next_state;</pre>
148
                end if;
149
           end if;
150
       end process;
152 end behavioral;
```

Di seguito le implementazioni dei rispettivi nodi A, B e C:

#### **NODO A**

```
• • •
  2 library IEEE;
  3 use IEEE.STD_LOGIC_1164.ALL;
  7 entity NODOA is
 8  Port (
9  signal clk: in std_logic;
10  signal rst: in std_logic;
  11 signal start: in std_logic;
 13 signal cop: in std_logic_vector(1 downto 0);
14 signal op1: in std_logic_vector(7 downto 0);
 signal cop_to_C: out std_logic_vector(1 downto 0);
signal op1_to_C: out std_logic_vector(7 downto 0);
 18
 19  signal req: out std_logic;
20  signal ack: in std_logic;
21  signal done:in std_logic;
 23 signal stop: in std_logic
 24
 25 end NODOA;
 26
 27 architecture structural of NODOA is
 28
 29 begin
 30
 31 CUA: entity work.cuA port map(
 32 clk=>clk,
33 rst=>rst,
34 start=>start,
35 copinput=>cop,
36 oplinput=>cop,
37 copoutput=>cop_to_C,
38 oplouput=>opl_to_C,
  39
       req=>req,
ack=>ack,
  40
 41
          done=>done
 42
 43
 44
           stop=>stop
 45);
 47 end structural;
48
```

#### NODO B

```
2 library IEEE;
 3 use IEEE.STD_LOGIC_1164.ALL;
 6
 7 entity NODOB is
 8 Port (
9 signal clk: in std_logic;
10 signal rst: in std_logic;
11 signal start: in std_logic;
12
signal X: in std_logic_vector(7 downto 0);
signal op2: in std_logic_vector(7 downto 0);
15
signal X_to_C: out std_logic_vector(7 downto 0);
signal op2_to_C: out std_logic_vector(7 downto 0);
18
19    signal req: out std_logic;
20    signal ack: in std_logic;
21 signal done:in std_logic;
22
23
    signal stop: in std_logic
24
     );
25 end NODOB;
26
27 architecture structural of NODOB is
28
29 begin
30
31 CUB: entity work.cuB port map(
32 clk=>clk,
        start=>start,
33
34 rst=>rst,
35
      Xinput=>X,
36
        op2input=>op2,
37
       Xoutput=>X_to_C,
38
       op2ouput=>op2_to_C,
39
40
       req=>req,
41
       ack=>ack,
42
        done=>done
43
44
        stop=>stop
45);
46
47 end structural;
48
```

```
3 library IEEE;
4 use IEEE.STD_LOGIC_1164.ALL;
   8 entity NODOC is
   9 Port (
              signal clk: in std_logic;
signal rst: in std_logic;
              signal cop: in std_logic_vector(1 downto 0);
signal op1: in std_logic_vector(7 downto 0);
signal X: in std_logic_vector(7 downto 0);
signal op2: in std_logic_vector(7 downto 0);
16
17
18
19
20
21
22
23
24
25
26
27
               --hs
              --hs
signal reqA: in std_logic;
signal ackA: out std_logic;
signal doneA: out std_logic;
signal reqB: in std_logic;
signal ackB: out std_logic;
               signal doneB: out std_logic;
28
29
30
             --stop
signal stop: out std_logic
31 );
32 end NODOC;
33
34 architecture structura of NODOC is
35 signal result_to_cu: std_logic_vector(7 downto 0);
36 signal write_rom_temp: std_logic;
37 signal counter_to_rom: std_logic_vector(2 downto 0);
38 signal finaldata: std_logic_vector(7 downto 0);
39 signal counter_enable_temp: std_logic;
40 signal cintemp: std_logic;
41
42
43 begin
 45 CUC: entity work.cuC port map(
            clk=>clk,
rst=>rst,
              x=>X,
x=>X,
enable=>counter_enable_temp,
write=>write_rom_temp,
result_from_add=>result_to_cu,
52
53
54
55
               data_to_save=>finaldata,
             cop=>cop,
cin=>cintemp,
56
57
              reqA=>reqA,
ackA=>ackA,
58
59
              doneA=>doneA
60
61
              reqB=>reqB,
ackB=>ackB,
62
              doneB=>doneB.
64
65 );
              stop=>stop
66
67 ADDSUB: entity work.adder_sub port map(
68
            X=>op1,
Y=>op2,
              cin=>cintemp
 70
             Z=>result_to_cu
72 );
73
74 ROM: entity work.rom port map(
75 clk=>clk,
              write_rom=>write_rom_temp,
address=>counter_to_rom,
78
79 );
              data_in=>finaldata
81 COUNTER: entity work.counter_mod8 port map(
82
              clk=>clk.
              reset=>rst,
enable=>counter_enable_temp,
count=>counter_to_rom
86
 87);
 91 end structura;
```

# Infine si presenta il top module:

#### **DESIGN**

```
3 library IEEE;
4 use IEEE.STD_LOGIC_1164.ALL;
   6 entity DESIGN is
        Port (
signal clk: in std_logic;
signal rst: in std_logic;
signal start: in std_logic;
             signal cop: in std_logic_vector(1 downto 0);
signal op1: in std_logic_vector(7 downto 0);
signal X: in std_logic_vector(7 downto 0);
signal op2: in std_logic_vector(7 downto 0)
18 );
19 end DESIGN;
20
21 architecture structural of DESIGN is
24 signal reqtempA: std_logic;
25 signal donetempA: std_logic;
26 signal acktempB: std_logic;
27 signal reqtempB: std_logic;
28 signal donetempB: std_logic;
29 signal stoptemp: std_logic;
31 signal coptemp: std_logic_vector(1 downto 0);
32 signal op1temp: std_logic_vector(7 downto 0);
33 signal Xtemp: std_logic_vector(7 downto 0);
34 signal op2temp: std_logic_vector(7 downto 0);
35
36 begin
37
38 NODOA: entity work.nodoA port map(
           clk=>clk,
rst=>rst,
             start=>start,
            opl=>op1,
cop_to_C=>coptemp,
opl_to_C=>opltemp,
45
46
47
             ack=>acktempA,
48
49
             req=>reqtempA,
done=>donetempA,
50
51
52 );
              stop=>stoptemp
54 NODOB: entity work.nodoB port map(
55 clk=>clk,
56
57
             rst=>rst.
             start=>start,
            X=>X,
op2=>op2,
60
61
            X_to_C=>xtemp,
op2_to_C=>op2temp,
62
63
64
             req=>reqtempB,
done=>donetempB,
66
67 );
             stop=>stoptemp
 69 NODOC: entity work.nodoC port map(
           clk=>clk,
rst=>rst,
70
71
72
73
74
             cop=>coptemp,
op1=>op1temp,
75
76
77
78
             X=>xtemp,
op2=>op2temp,
79
80
81
82
83
84
85
86
87
             reqA=>reqtempA,
doneA=>donetempA,
              reqB=>reqtempB,
doneB=>donetempB,
              stop=>stoptemp
90 end structural;
91
```

#### 1.1.3 Simulazione

Attraverso un componente testbench é stato simulato il comportamento del design complessivo in diverse casistiche :

# 1- Caso op1+op2 < M



# 2- Caso op1-op2 < M



#### 3- Caso op1+op2 > M

